Desenvolvimento de um circuito aritmético em VHDL

  • Bruno Monteiro
Palavras-chave: FPGA, Circuito aritmético, VHDL

Resumo

Este artigo descreve um circuito baseado numa FPGA (Field Programmable Gate Array) que implementa duas operações aritméticas (+, -) e que interage com um monitor e com um painel táctil ligados à FPGA. A especificação do circuito foi feita em VHDL. Esta especificação em VHDL foi compilada e convertida num bitstream para FPGA no ambiente Xilinx ISE 5.2i. O circuito foi testado na FPGA da família Spartan-IIE XC2S300E que é o componente reconfigurável principal da placa TEXC2SE fornecida pela Trenz Electronics. Este artigo mostra algumas das potencialidades de VHDL e do Xilinx ISE, bem como as facilidades na interacção com os diversos componentes externos.

Publicado
2004-01-01
Secção
Artigos