Desenvolvimento de um analisador lógico simples

  • Luis Gomes
Palavras-chave: Circuitos lógicos, Diagramas temporais

Resumo

Este artigo descreve um sistema baseado numa FPGA (Field Programmable Gate Array) que implementa circuitos lógicos e sequenciais elementares, e representa as suas saídas através de diagramas temporais, interagindo com um monitor VGA ligado à FPGA. A especificação do sistema foi feita em VHDL. Esta especificação em VHDL foi sintetizada e convertida num bitstream para FPGA no ambiente Xilinx ISE 6.3. O sistema foi testado na FPGA da família Spartan-IIE XC2S300E que é o componente reconfigurável principal da placa TE-XC2SE fornecida pela Trenz Electronics.

Publicado
2005-01-01
Secção
Artigos